В статье предлагается и анализируется конфигурируемый логический блок (КЛБ), реализующий логические функции в ДНФ (дизъюнктивной нормальной форме) - ДНФ КЛБ. За основу взят аппаратно реализованный алгоритм программируемой логической матрицы (АПЛА), причём в качестве базисного элемента используется функционально-полный толерантный (ФПТ) элемент, что позволяет получить существенный выигрыш в количестве элементов по сравнению с эквивалентным по числу транзисторов базисом 4И-НЕ и тем более, 2И-НЕ. Предложены процедуры парирования отказов с возможным переходом к микропрограммно-аппаратной реализации логики ПЛИС. Ключевые слова: программируемая логическая интегральная схема (ПЛИС), конфигурируемый логический блок (КЛБ),совершенная дизъюнктивная нормальная форма (СДНФ), дизъюнктивная нормальная форма (ДНФ), отказоустойчивость, функционально-полный толерантный (ФПТ) элемент, аппаратно реализованный алгоритм программируемой логической матрицы (АПЛА).