Предложен метод уменьшения числа макроячеек ПМЛ в схеме автомата Мура, ориентированный на ПЛИС типа CPLD, связанный с введением дополнительного блока преобразователя кодов. Метод основан на кодировании наборов микроопераций. Дан пример применения предложенного метода. Исследование эффективности предложенного метода на стандартных примерах показало, что в среднем число макроячеек ПМЛ уменьшается на 22% по сравнению с исходным МПА Мура. При этом быстродействие увеличивалось до 12% за счёт уменьшения числа уровней макроячеек в схеме формирования функций возбуждения памяти МПА. Ключевые слова: автомат Мура, граф-схема алгоритма, псевдоэквивалентные состояния, встроенные блоки памяти, микрооперации.