Исследуется один из принципов построения управляющих вычислительных машин, основанный на применении постоянных запоминающих устройств для реализации вычислительной функции. Для этого в постоянной памяти хранятся таблицы реализуемых функций. Рассматриваются некоторые пути уменьшения требуемой постоянной памяти путем построения сокращенных таблиц и исследованы алгоритмы, позволяющие получать весь интервал изменения функции. Показано, что при увеличении быстродействия выполнения любой вычислительной операции до нескольких машинных тактов величина требуемой памяти может быть уменьшена до значений, не превыщающих размеров памяти существующих вычислительных машин.