Предлагается решение задачи обеспечения отказоустойчивости матричных спецпроцессоров реального времени с циклическими режимами функционирования в условиях накопления отказов, изменения интенсивности потока отказов процессорных модулей и изменения требований к уровню отказоустойчивости. Определяются понятия деградации и редеградации матричных спецпроцессоров. Разрабатывается алгоритм назначения деградации (редеградации) матричных процессоров и определения необходимого числа ее шагов. Обоснована целесообразность циклического использования физических процессорных сред фиксированной размерности для реализации логических процессорных сред большей размерности с целью решения задач обеспечения отказоустойчивости матричных спецпроцессоров. Ключевые слова: отказ, сбой, процессорный модуль, деградация, редеградация.