Рассматриваются особенности реализации гибких архитектур систем на ПЛИС за счет механизма параметризации. Предлагается классификация параметризации проектов на ПЛИС (FPGA) по критерию обеспечения их гибкости в процессе работы системы. Даются рекомендации по использованию предложенных способов обеспечения гибкости вычислительной системы в зависимости от требований. Приводятся результаты анализа возможностей параметризации кодера и декодера кодов Рида-Соломона. Предлагается сопоставление количества ресурсов ПЛИС для различных значений параметров разработанного кодека с указанием значимости отдельных параметров.