Зведений каталог бібліотек Харкова

 

ЕОМХасхачих, О. А.
    Програмно-апаратний комплекс для вивчення архітектури цифрових сигнальних процесорів [Текст] : дипломна робота, пояснювальна записка / кер. роботи доц. Шамраєва О.О. ; ХНУРЕ, Кафедра Електронних обчислювальних машин. — Харків, 2014. — 108 с.


- Анотація:

Дипломний проект присвячено розробці програмно-апаратного комплексу для вивчення архітектури ЦСП. У роботі проведено аналіз сучасних досягнень у предметній галузі, та запропоновано підхід, який забезпечує досягнення поставленої мети при невеликих капіталовкладеннях. Суть цього підходу полягає у модульному принципі побудови комплексу, завдяки чому споживач сам має змогу обирати потрібні йому модулі й тим самим регулювати ціну пристрою. Аналогова частина комплексу складається із різноманітних підсилювачів, що забезпечує дослідження та реєстрацію аналогових сигналів. Також комплекс забезпечує підключення до провідних мереж стандарту Ethernet на швидкості 10/100 МБод. Розробка може бути впроваджена до учбового процесу в курси проектування мікроконтролерних систем, мікроконтролерні системи на кристалі та цифрові системи керування, як лабораторний макет. ЦИФРОВИЙ СИГНАЛЬНИЙ ПРОЦЕСОР, ІНТЕГРОВАНІ ЗАСОБИ РОЗРОБКИ, ОБРОБКА СИГНАЛІВ ЦИФРОВА, ПОРТ ПОСЛІДОВНИЙ, ПЕРЕТВОРЮВАЧ ЦИФРО-АНАЛОГОВИЙ, USART, IDE, JTAG ABSTRACT A diploma project is devoted development of data gathering and handling system on DSP base. In work the analysis of modern achievements is conducted in subject industry, and offered approach, which provides achievement of the put purpose at small capital investments. Essence of this approach consists in the modularity of construction of data gathering and handling system, due to what a user is in a position to select the necessary him modules and the same way to regulate the cost of device. Analog part of stand consists of various strengtheners that provide research and registration of analog signals. Also a data gathering and handling system provides connecting to the leading networks of standard of Ethernet on speed 10/100 MB. Development maybe annex in the education process as a lab test bench. DSP, INTEGRATED DEVELOPMENT ENVIRONMENT, DIGITAL SIGNAL PROCESSING, COM PORT, DIGITAL TO ANALOG CONVERTER, USART, IDE, JTAG

- Теми документа

  • Дипломні роботи студентів ХНУРЕ // Дипломні роботи кафедри Електронно-обчислювальних машин (ЕОМ)



Наявність
Установа Кількість Документ на сайті установи
Наукова бібліотека Харківського національного університету радіоелектроніки 1 Перейти на сайт